A.5 Interruption P.c. Vers Carte; Nterruption Carte Vers P.c - Acksys MCXPCI/BP Manuel

Table des Matières

Publicité

En lecture/Ecriture adresse Base +5 – Page logique bit A23
D0 ............................... Ce bit représente le bit d'adresse A23 de la page logique
D1 à D7 ...................... Non significatifs
En lecture/Ecriture adresse Base +7 – Validation de l'interruption carte vers PC
D0 ............................... Ce bit permet d'autoriser ou d'interdire l'interruption
D1 à D7 ...................... Non significatifs
A.4
I
NTERRUPTION CARTE VERS
L'interruption utilisée par la carte dans le P.C. est fixée par le BIOS PCI lors du démarrage de
la machine, par exemple IRQ12. Cette interruption est lisible dans le registre de configuration
PCI appelé INTCFG (offset 3Ch).
Cette interruption est générée par la carte par écriture dans un registre situé dans le plan
d'adressage d'entrées sorties de la carte. Cette interruption peut être désactivée par le P.C par
une écriture dans le registre d'entrées sorties à l'adresse base +3.
A.5
I
NTERRUPTION
Le PC peut,
par écriture aux offsets 0 ou 1 de la mémoire double accès
par écriture dans le port d'entrées sorties à l'adresse base+2,
générer une interruption sur la ligne IRQ9 de la carte.
P
OUR ECRIRE UN PILOTE DE PERIPHERIQUE
de 32 Ko sélectionnée par le PC.
générée par la carte vers le PC.
D0 = 1
D0 = 0
P.C.
P.C.
VERS CARTE
J
2007. R
UIN
Interruption autorisée
Interruption interdite
. B-03.
EVISION
A-5

Publicité

Table des Matières
loading

Ce manuel est également adapté pour:

Mcxpci/bpmr

Table des Matières