saia-burgess PCD4 Manuel page 230

Table des Matières

Publicité

Modules d'E/S analogiques
Schéma bloc
DATA
WRITE
ADDR
+15V
-15V
+5V
GND
+15V
Signification des 16 adresses
Écrire
Processus concernant la sortie des valeurs analogiques :
L'adresse du canal de sortie souhaité est écrit sur les bits 0 à 2 (0 à 7 bi-
naire). Ensuite les 8 bits sont mis à la valeur analogique à sortir. A fin de
déclencher la conversion N/A, le bit 8 est positionné à 1. L'introduction
de l'adresse de sortie et des données s'effectuent de manière sérielle. Suite
au temps de conversion N/A court, il ne faut pas attendre le "Busy".
Page 9-38
CONVERT
RESET
CONTROL
SERIAL DATA
BLOCK
& ADDRESS
D
INPUT
0
A
D
1
A
Ref +
D
2
A
4
D
A
3
A
0
D
4
A
GND
D
5
A
Ref +
D
6
A
4
D
B
7
A
0
GND
-15V
Choix du canal de sortie
0.. 7
0
1
2 3
Valeur analogique 8 bits
 SAIA-Burgess Electronics SA
MONOFLOP
Busy
+15V
Uext
U
I
-15V
OUTPUT
VOLTAGE VS.
BUFFER
CURRENT
CONVERTER
Uext
24 VDC ext.
4
5
6
7
8
9 10 11 12 13 14 15
(D4-90-F.DOC)
PCD4
0.. 3
4.. 7
non utilisé
Commande de
conversion
26/734 F7

Publicité

Table des Matières
loading

Table des Matières