Ametek Sorensen XDL II Série Mode D'emploi page 141

Système alimentation
Table des Matières

Publicité

Les langues disponibles
  • FR

Les langues disponibles

Enable Register comportano l'impostazione del bit RQS/MSS nello Status Byte Register,
generando così una Service Request sul bus.
Lo Status Byte Register viene letto dal comando *STB?, che restituisce MSS in bit 6, o da un
Serial Poll (interrogazione ciclica in serie), che restituisce RQS in bit 6. Il Service Request Enable
Register viene impostato dal commando * SRE <nrf> e letto dal comando *SRE?.
Non usato.
Bit 7 -
RQS / MSS. Questo bit, definito dalla norma IEEE 488.2, contiene sia il messaggio
Bit 6 -
Requesting Service (richiesta servizio) che il messaggio Master Status Summary
(sommario stati principali). RQS viene restituito in risposta a una Serial Poll ed MSS in
risposta al comando *STB?
ESB. Event Status Bit (bit di stato evento). Si imposta se uno dei bit impostati nello
Bit 5 -
Standard Event Status Register corrisponde a un bit impostato nello Standard Event
Status Enable Register.
MAV. Message Available Bit (bit messaggio disponibile). Si imposta quando lo strumento
Bit 4 -
ha un messaggio di risposta formattato e pronto da inviare al controller. Il bit viene
eliminato dopo l'invio del Response Message Terminator (carattere finale messaggio di
risposta).
Non usato.
Bit 3 -
Non usato.
Bit 2 -
LIM2. Viene impostato se è impostato uno dei bit nel Limit Event Status Register 2 e i bit
Bit 1 -
corrispondenti sono impostati nel Limit Event Status Enable Register 2.
LIM1. Viene impostato se è impostato uno dei bit nel Limit Event Status Register 1 e i bit
Bit 0 -
corrispondenti sono impostati nel Limit Event Status Enable Register 1.
(Per i modelli a uscita singola, ignorare LSR2, LSE2 e LIM2)
140
Modello di stato

Publicité

Table des Matières
loading

Table des Matières