Télécharger Imprimer la page

Surveillance Des Bits D'état D'une Voie - Allen-Bradley 1746-NR4 Manuel D'utilisation

Pour slc 500e

Publicité

Chapitre 6
Exemples de programmes à contacts
Surveillance des bits d'état
d'une voie
6-10
La figure 6.9 décrit comment surveiller les bits d'erreur circuit ouvert et
court-circuit de chaque voie et établir une alarme dans le processeur si l'un
des équipements d'entrée, RTD ou résistance est en état de circuit ouvert
ou de court-circuit. Une erreur de circuit ouvert peut se produire si
l'équipement d'entrée RTD ou résistance présente un circuit ouvert ou si
l'un de ses câbles est rompu ou débranché du bornier. Une condition de
court-circuit ne s'applique qu'aux entrées RTD.
Figure 6.9
Programmation de la surveillance de l'état d'une voie
Ligne 2:0
Ligne 2:1
Ligne 2:2
Ligne 2:3
Ligne 2:4
Ligne 2:5
adresse
15
N10:0
0000 1001 0001 0001
N10:1
0000 1001 0001 0001
N10:2
0000 1001 0001 0001
Bit de premier passage
S:1
] [
15
Etat
Circuit ouvert ou court circuit
voie 0
voie 0
I:3.4
I:3.4
] [
] [
11
13
Etat
Circuit ouvert ou court circuit
voie 1
voie 1
I:3.5
I:3.5
] [
] [
11
13
Etat
Circuit ouvert ou court circuit
voie 2
voie 2
I:3.6
I:3.6
] [
] [
11
13
Etat
Circuit ouvert ou court circuit
voie 3
voie 3
I:3.7
I:3.7
] [
] [
11
13
Table des données
données
0
adresse
N10:3
Initialisation du module RTD
COP
COPIER FICHIER
Source
#N10:0
Dest
#O:3.0
Longueur
END
15
données
0000 1001 0001 0001
4
Alarme
voie 0
O:2.0
( )
0
Alarme
voie 1
O:2.0
( )
1
Alarme
voie 2
O:2.0
( )
2
Alarme
voie 3
O:2.0
( )
3
0

Publicité

loading