Télécharger Imprimer la page

Metrix OX800 Manuel De Maintenance page 20

Publicité

6. DËSCRIPÎON DES BLOCS FONCTIONNELS
6.1 Circults d'entrée CHI , CH2 ( schémas pages 1/18 et Z't g)
L'atténuateur dentrée couvre la dynamique 20Y ldiv à l mV/div (14 positions).
Le schéma du circuit d'entré€ est représenté dans la page 1/18 pour la voie cHl et la page 21g
pour la voie CH2.
Le circuit d'€ntrée comprend :
- un sélecteur de couplage d'entrée AC, DC
- 2 cellules haute impédance 1/10 et 1/100 commutées par des relais.
- un amplificateur inverseur, de gain 2, taisant I'adaptation entre les cellules haute et
basse imDédance.
Cet amplificateur comprend une voie AC constituée par les transistors el7,
O20, Q21 , QB pour la voie CH1 et Ql 1 7, 0120,Q121 , Q1 08 pour CHz et une
voie DC controlée par l'amplificateur opérationnel Zl voie CH1 etZ101 voie
cH2.
La voie DC compare la tension d'€ntrée à la tension sur l,émetteur de eg
(CH1) et 0108 (CH2) divisée par 2.
Un potentiomètre de réglage R24 permet d'aiuster le gain de la voie DC sur
la voie AC.
- Un atténuateur basse impédance 1/1 , 1/2 , 1/5 commuté par les transistors JFET
Q 1 3 , 0 1 4 , Q ' | 5 p o u r C H 1 e t Q 1 1 3 , Q 1 1 4 , O l 1 5 p o u r C H 2 .
. La mise à la masse électronique de l'amplificateur d'entrée est faite au
moyen de
Q 1 6 p o u r C H I e t Q 1 7 p o u r C H 2 .
. L'atténuateur est commandé par des registres serie ( 21300 voie CHI et 21301 voie
CH2 ) chargés par le microprocesseur
de face avant (21704) .
6.2 Amplificateur intermédiaire CHl, CH2 et entrée EXT
6.2.1 Le circuit ASIC TSFK0983B (2202,z4OO et 2500)
L'amplificateur intermédiaire de chaque voie est consfuit autour d'un circuit intégré ASIC
précaractérisé POLYUSE TSFK0983B qui remplit les fonctions suivantes :
- symétrisation du signal venant des atténuateurs d'entrée
- gain variable commandé par un courant
- décadrage vertical commandé par un courani
- commutation des voies de déclenchement
- commutation des voies verticales
- 5 sorties symétriques en courant pour :
les voies de déclenchement : D1 , D2
les voies verticales : A, B
la voie X du mode XY : C
- un circuit d'inversion de la voie CH2
1
d
(
(
(
(
( '
( '
( '
( 1
l l
( 1
J
(
(
3 t
( l
( 2
( 4
t o

Publicité

loading