▶
OC Step
Cet artcle règle la quantté d'étapes pour l'overclockng d'horloge de base.
▶
OC Step Count Tmer
Cet artcle sert à régler le buffer tme pour chaque étape.
▶
Adjust CPU Rato
Cet artcle vous permet d'ajuster le rato du CPU. La mse en [Startup] actve lefonc-
tonnement du CPU à la vtesse la plus vte, détectée par le système.
▶
Adjusted CPU Frequency (MHz)
Il montre la fréquence ajustée du CPU (Horloge de Base x Rato). Lecture unque-
ment.
▶
OC Gene
Cet artcle sert à actver / désactver la foncton OC Gene.
▶
Memory-Z
Appuyez sur <Enter> pour entrer dans le sous-menu.
▶
DIMM1~4 Memory SPD Informaton
Appuyez sur <Enter> pour entrer dans le sous-menu. Le sous-menu affiche les n-
formatons de la mémore nstallée.
▶
Current DRAM Channel1~4 Tmng
Il montre le DRAM Tmng nstallé. Lecture unquement.
▶
DRAM Tmng Mode
Le chox de décson s le DRAM tmng est contrôlé par le SPD (Seral Presence
Detect) EEPROM sur le module DRAM. La mse en [Auto] actve le DRAM tmngs et
le sous-menu suvant "Advance DRAM Configuraton" d'être détermné par le BIOS
basé sur la configuraton sur le SPD. La mse en [Manual] vous permet de configurer
le DRAM tmngs et le sous-menu suvant "Advance DRAM Configuraton" relatfs
manuellement.
▶
Advance DRAM Configuraton
Lorsque le DRAM Tmng Mode est ms en [Manual], ce domane est dsponble. Ap-
puyez sur <Enter> pour entrer dans le sous-menu.
▶
CH1/ CH2 1T/2T Memory Tmng
Cet artcle contrôle le taux d'ordre. La sélecton en [1N] fat fonctonner en taux de 1
1N (N=cycles d'horloge) au contrôleur du sgnaux du SDRAM. La sélecton en [2N]
fat fonctonner en taux de 2N au contrôleur du sgnaux du SDRAM.
▶
CH1/ CH2 CAS Latency (CL)
Il contrôle le latence CAS, qu détermne le retard du tmng (en cycle d'horloge)
avant que le SDRAM commence un ordre de lecture après l'avor reçu.
Franças
Fr-39