Tableau 3-20 Répartition des broches des connecteurs haute densité positions 17 à 19
DGND (PIN COURTE)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
DGND (CAP3 et CAA3)) DGND (CAP3 et CAA3))
24
Notes :
B,R,5V,D _NTLD branché sur positions 17 et 19 seulement.
DGND et +5V CAP3 et CAA3 seulement pour positions 17 et 19.
Légende des tableaux :
DGND (PIN COURTE) :
DGND :
+/-Viso :
CLKHDLC+/- :
TXHDLC+/- :
RXHDLC+/- :
TXETH+/- :
RXETH+/- :
SYNC1S+/- :
MCLK+/- :
LRCLK+/- :
RAZ :
RAZACQ :
E_NTLD :
ADRC0...4 :
ADRP0...3 :
CLKI2C :
DATAI2C :
121-18833
A
DGND
DGND
RAZACQ
DGND
MCLK2+
MCLK3+
MCLK2-
LRCLK1+
LRCLK1-
LRCLK2+
LRCLK2-
LRCLK3+
LRCLK3-
B_NTLD
R_NTLD
+Viso
-Viso
Broche portant l'alimentation 0V et avisant du retrait de la carte.
Broche portant l'alimentation 0V.
Alimentation isolée.
Horloge du bus HDLC.
Ligne de transmission du bus HDLC.
Ligne de réception du bus HDLC.
Ligne de transmission du port Ethernet.
Ligne de réception du port Ethernet.
Signal de synchronisation 1sec.
Horloge d'acquisition (Suréchantillonnage).
Horloge d'acquisition.
Remise à zéro.
Remise à zéro de l'acquisition.
État du bouton Normal/Test-Local/Distance.
Adresse des cartes.
Adresse du panier.
Horloge du bus I²C.
Données du bus I²C.
B
DGND
DGND
ADRC4
ADRC3
DGND
DGND
ADRC2
ADRC1
DGND
DGND
ADRC0
MCLK1+
MCLK1-
DGND
DGND
RAZ
MCLK3-
DGND
CLKI2C
DGND
E_NTLD
5V_NTLD
+Viso
+Viso
-Viso
-Viso
+5V (CAP3 et CAA3)
C
D
DGND
CLKHDLC-
CLKHDLC+
DGND
TXHDLC-
TXHDLC+
DGND
RXHDLC-
RXHDLC+
DGND
SYNC1S-
SYNC1S+
DGND
DATAI2C
DGND
D_NTLD
+Viso
-Viso
+5V (CAP3 et CAA3)
MIOE-PES3
95