A
K
7
3
S
é
r
i
e
s
A
K
7
3
S
é
r
i
e
s
E
E
C
C
C
C
(
(
E
E
r
r
r
r
o
o
r
r
C
C
h
h
e
e
c
c
k
k
Le mode ECC a besoin de 8 bits ECC pour une donné de 64-bit. Chaque fois l'accès à la
mémoire, les bits ECC sont mis à jour et vérifiés par un algorithm spécial. L'algorithme ECC est
capable de détecter l'erreur de bit double et de corriger automatiquement l'erreur de bit simple
quand le mode partié peut détecter l'erreur de bit simple.
E
D
O
(
E
x
t
e
n
d
e
d
D
E
D
O
(
E
x
t
e
n
d
e
d
D
La technologie de DRAM EDO est très semblable à FPM (Mode de page rapide). Guère different
de la FPM traditionelle qui tri-exprime la sortie de donnée pour commencer l'activité préchargé,
DRAM EDO tient la donnée de mémoire validé jusqu'au prochain cycle de l'accès à la mémoire
qui est semblable à l'effect de pipeline et reduit l'état d'une horloge.
E
E
P
R
O
M
(
E
l
e
c
t
r
o
E
E
P
R
O
M
(
E
l
e
c
t
r
o
Nous l'avons vue comme E
reprogrammées par un singal électrique, mais la technologie d'interface est differente. La taille
d'EEPROM est plus petite que celle de flash ROM, la carte mère d'AOpen est conçue une
conception sans cavalier et sans pile pour EEPROM.
i
i
n
n
g
g
a
a
n
n
d
d
C
C
o
o
r
r
r
r
e
e
c
c
t
t
i
i
o
o
a
t
a
O
u
t
p
u
t
)
M
e
m
o
a
t
a
O
u
t
p
u
t
)
M
e
m
o
n
i
c
E
r
a
s
a
b
l
e
P
r
o
g
n
i
c
E
r
a
s
a
b
l
e
P
r
o
g
2
PROM. Tous les deux EEPROM et
114
O
n
l
i
n
e
O
n
l
i
n
e
n
n
)
)
r
y
r
y
r
a
m
m
a
b
l
e
R
O
M
)
r
a
m
m
a
b
l
e
R
O
M
)
Flash ROM
M
a
n
u
e
l
M
a
n
u
e
l
peuvent être