M
X
3
3
M
X
3
3
Advanced Chipset Features > Bank 0/1, 2/3, 4/5 DRAM Timing
Bank 0/1, 2/3, 4/5
DRAM Timing
SDRAM 10ns
SDRAM 8ns
Normal (Default)
Medium
Fast
Turbo
Advanced Chipset Features > SDRAM CAS Latency Time
SDRAM CAS Latency
Time
2 (Default)
3
Changez cet élément à contrôler l'horloge pour latching les
données de SDRAM.
Nous vous recommandons de ne pas changer la valeur par
défaut.
Cette option contrôle la latence entre la commande de
lecture de SDRAM et le temps que les données deviennent
disponible actuellement. Si votre système a un problème
d'instabilité, changez 2 à 3.
93
O
n
l
i
n
e
M
a
n
u
e
l
O
n
l
i
n
e
M
a
n
u
e
l
A
Open