advance dRaM Configuration
drücken Sie die eingabetaste <enter>, um das untermenü aufzurufen.
dRaM timing Mode
dieses kann alles dRaM timing automatisch auffangen. Wenn dRaM timing.
auf [dCt 0], [dCt ] oder [Both]einstellt, fängt einiges erscheint und auswähl-
bar auf. dCt 0 steuert kanal a und dCt steuert kanal B.
t/2t Memory timing
Legt die SdRaM kommandorate fest. die einstellung t lässt den SdRaM
Signal kontroller mit einem t (taktzyklus) laufen. Bei 2t läuft er mit zwei
Zyklen. t ist schneller als 2t.
dCt unganged Mode
im unganged Modus, ein logisches diMM irgendein ein 64-Bit diMM.
Bank interleaving
Bank interleaving ist ein wichtiger Parameter für das Verbessern von Übertak-
tung Fähigkeit des Speichers. es lässt System mehrfache Bänke gleichzeitig
zugänglich machen.
Power down enable
es ist eine energiesparende technologie des Speicher. Wenn das System
nicht auf den Speicher uber einen Zeitraum von Zeit zugreift, verringert es au-
tomatisch die Stromversorgung des Speichers.
MemClk tristate C3/atLVid
diese einstellung erlaubt ihnen, das MemClk tristating wahrend C3 und atLV-
id zu aktivieren/ deaktivieren.
FSB/dRaM Ratio
können Sie hier den FSB/Ratio des Speichers anpassen.
adjusted dRaM Frequency (MHz)
Gibt der verstellt Frequenz des ddR Speicher. nur anzeige.
Ht Link Speed Configuration
drücken Sie die eingabetaste <enter>, um das untermenü aufzurufen.
Ht Link Speed auto
Mit der einstellung [enabled],erkennt das System die Ht Link Geschwindigkeit
automatisch.
Ht Link Speed
Gibt die Betriebsfrequenz des taktgebers des Hypertransport Links vor.
adjust PCi-e Frequency (MHz)
Gestattet die Wahl der PCi-e Frequenz (in MHz).
auto disable dRaM/PCi Frequency
Lautet die einstellung auf [enabled] (eingeschaltet), deaktiviert das System die
taktung leerer dRaM/PCi Sockel, um die elektromagnetische Störstrahlung
(eMi) zu minimieren.
78