timing angeben. Wenn dRaM erneuert wird, werden Reihen und Spalten
separat adressiert. Gestattet es, die anzahl der Zyklen der Verzogerung im
timing einzustellen, die zwischen den CaS und RaS abtastsignalen liegen,
die verwendet werden, wenn der dRaM beschr ieben, ausgelesen oder auf-
gef rischt wird. eine hohe Geschwindigkeit fuhrt zu hoherer Leistung, während
langsamere Geschwindigkeiten einen stabileren Betrieb bieten.
tRP
Lautet die einstellung unter dRaM timing [Manual], können Sie hier die dRaM
timing angeben. Legt die anzahl der taktzyklen fest, die das Reihenadress-
ierungssignal (Row address Strobe - RaS) für eine Vorladung bekommt. Wird
dem RaS bis zur auffrischung des dRaM nicht genug Zeit zum aufbau seiner
Ladung gegeben, kann der Refresh unvollstandig ausfallen und das dRaM
daten verlieren. dieser Menüpunkt ist nur relevant, wenn synchroner dRaM
verwendet wird.
tRaS
Wenn das dRaM tiMinG auf [Manual] einstellt, stellt diese einstellung das
nehmen der Zeit RaS fest, um von zu lesen und zu einer Speicherzelle zu
schreiben.
tRtP
Lautet die einstellung unter dRaM timing [Manual], können Sie hier die dRaM
timing angeben. Legt die Pausenzeit zwischen ein Lesen Befehl und einem
Vorladung Befehl.
tRFC
Lautet die einstellung unter dRaM timing [Manual], können Sie hier die dRaM
timing angeben. Gestattet es, stellt diese einstellung das nehmen der Zeit
RFC fest, um von zu lesen und zu einer Speicherzelle zu schreiben.
tWR
Lautet die einstellung unter dRaM timing [Manual], können Sie hier die dRaM
timing angeben. unter dieser optionlegen Sie die WR-Verzögerung (in den
taktgeberzyklen) fest. dieses Verzögerung muss garantieren, dass daten
in den schreibenpuffern werden können zu den Speicherzellen geschrieben,
bevor Vor-aufladung auftritt.
tRRd
Lautet die einstellung unter dRaM timing [Manual], können Sie hier die dRaM
timing angeben. diese option legt die aktiv-zu-aktive Verzögerung von den
unterschiedlichen angegrenzter teil des Speicher fest.
tWtR
Lautet die einstellung unter dRaM timing [Manual], können Sie hier die dRaM
timing angeben. Hier stellen Sie den tWtR-Wert (Write data in to Read Com-
mand delay memory timing) ein. dieses setzt die Mindestzahl der taktgeber-
zyklen fest, müssen die zwischen dem letzten gültigen Schreibenarbeitsgang
und der folgende gelesene Befehl zur gleichen internen Bank der ddR Vor-
richtung auftreten.
FSB/dRaM Ratio
Hier können Sie die FSB-/Speicher-aktrelation angeben.
78