Saia-Burgess Controls AG
Voyants et connexions
Connecteur
de bus
Circuit
d'adressage
(FPGA)
DEL
OK SI SO LS1 Ref LS2 B
13
12
11
10
SI
SO
Bornier à vis J4,
2 × LED « IN »
2 × LED « A »
2 × LED « B »
2 × LED « LS2 »
2 × LED « Ref »
2 × LED « LS1 »
2 × LED « SO »
2 × LED « SI »
1x LED « PWR »
1x LED « OK »
Ce circuit comprend des composants qui sont particulièrement sensibles aux
décharges électrostatiques ! Pour plus d'informations, consultez l'annexe A1, chap.
Icônes.
Manuel Modules d'entrées/sorties (E/S) │ Document 27-600 – Version FRA07 │ 2018-06-25
ASIC
périphérique
Mémoire des
déplacements
5
9
8
7
6
4
3
2
/IN IN /B B
/A A
LS1 REF
LS2
axe 2
Etat de l'entrée index
Etat de l'entrée codeur « A »
Etat de l'entrée codeur « B »
Etat de la fin de course 2
Etat de l'interrupteur de référence
Etat de la fin de course 1
Etat de la sortie de synchronisation
Etat de l'entrée de synchronisation
Etat de la tension interne (+/- 15 V)
Etat de l'automate
Modules d'entrées/sorties pour PCD1 | PCD2
Connecteur
de bus
Microprocesseur
DSP
IN
DEL
PW
A
SI SO LS1 Ref LS2 B
R
1
0
13
12
11
10
9
5V
SI
SO
LS1 REF
OUT
Bornier à vis J5,
IN
A
5
8
7
6
4
3
2
1
0
/IN IN /B B
/A A
LS2
OUT
axe 1
PCD2.H32x
5
5-133
5-133